基于FPGA的音频录放

在线阅读 下载PDF 导出详情
摘要 摘要:利用DE2-70多媒体开发板,通过“MICIN”“LINEIN”“LINEOUT”插接口,进行音频录放。关键词:FPGA音频录放利用Altera公司的DE2-70多媒体开发板和“AUDIO_IF”“SEGS_IF”两个ip模块,通过“MICIN”“LINEIN”插接口,记录麦克风或者音乐播放器通过线控输入的音频信号,从“LINEOUT”插接口利用耳机收听先前记录的信号。一、利用QuartusII初建工程时,“Devicefamily”栏里的“family”选择“CycloneII”;“Availabledevices”栏里选择“EP2C70F896C6”器件,其它为缺省设置。二、利用“SOPCBuilder”工具初建硬件系统时,“TargetHDL”项一般选择“Verilog”。三、配置硬件。1.定义时钟(clock):“SOPCBuilder”工具页面的“DeviceFamily”是“CycloneII”,DE2‐70多媒体开发板默认显示的是50MHz,为了程序正常运行,需要把“clk_0”改为“clk_50”。2.添加片上存储器(On-ChipMemory):“TotalMemorySize”设置为80960Bytes,其他为缺省设置。
机构地区 不详
出处 《科学与技术》 2012年3月
关键词 音频录放
出版日期 2012年10月23日(中国期刊网平台首次上网日期,不代表论文的发表时间)
  • 相关文献