基于DSPBuilder数字滤波器的FPGA设计

在线阅读 下载PDF 导出详情
摘要 摘要现场可编程门阵列(FPGA)器件广泛应用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计比较复杂。提出一种采用DSPBuilder实现IIR数字滤波器的设计方案,按照Matlab/Simulink/DSPBuilder/QuartusⅡ的设计流程,设计了一个4阶IIR低通数字滤波器,并通过QuartusⅡ软件中的嵌入式逻辑分析仪SignalTapⅡ对设计进行了硬件实时测试。结果表明,所设计的IIR数字滤波器功能正确,性能良好。
机构地区 雷能芳LeiNengfang
出处 《价值工程》 2011年3期
关键词
出版日期 2011年03月13日(中国期刊网平台首次上网日期,不代表论文的发表时间)
  • 相关文献