学科分类
/ 5
84 个结果
  • 简介:首先分析了配置SRAM在SRAM型FPGA中的作用,介绍了配置SRAM的单元结构及在设计中的要点。设计实现了一种基于65nm工艺的SRAM结构,并针对读写能力、功耗、噪声给出相应的仿真结果。此电路结构具有低功耗、抗噪声能力强的优点,已被应用于FPGA设计中并流片成功。

  • 标签: 现场可编程门阵列 配置SRAM 静态噪声容限 读稳定性
  • 简介:数字下变频器(DDC)可以对多种带宽的输入信号进行处理,因此在雷达、通信、数据处理等领域有广泛应用,数字下变频技术是将宽带高速数据流信号变成窄带低速数据流信号,这个过程就是信号的抽取,实现抽取的关键问题是如何实现抽取前的数字滤波,特别是多级抽取时滤波器的设计与实现。

  • 标签: DSP设计 FPGA DDC 数字下变频技术 输入信号 数字下变频器
  • 简介:为了利用FPGA和ASIC设计各自的优点,很多设计首先通过FPGA来实现,再根据需求转换成ASIC实现,同时更多的ASIC设计为了降低风险和成本,在设计过程中会选择使用FPGA进行功能验证。这就需要设计能在两者之间互相转换,怎样使电路设计以最快的速度、最小的代价来满足这一转换,本文提出了一些兼容设计方法,并进行了分析,最后给出了兼容设计实例,设计实践表明这些设计方法对FPGA与ASIC的兼容设计是行之有效的。

  • 标签: FPGA ASIC 兼容设计
  • 简介:高性能信号处理技术通常可能需要直接对中频信号进行采样来得到正交两路信号。文中采用Bessel插值法将一路中频数字信号分解成两路正交数字信号,从而实现了数字正交相干检波处理,同时重点给出了选用FPGA实现这一过程的详细解决方案。

  • 标签: 中频正交采样 FPGA Bessel插值
  • 简介:高速异步串行总线在现代通信设备中应用越来越广,文中介绍了一种基于FPGA的高速异步串行总线设计,详细描述了硬件设计和总线协议的实现方法。在现代通信系统的应用中有较高的实用价值。

  • 标签: 异步串口 FPGA器件 VERILOGHDL
  • 简介:在分析拉普拉斯金字塔图像融合算法基础上,对该算法的硬件实现进行了深入研究,提出了一种基于FPGA的实时图像融合的实现方法,详细给出了滤波、插值、延时、融合等算法模块的设计方法。最后在单片AltraEP2S60F1020FPGA上实现了3层拉普拉斯金字塔融合算法处理,实验结果显示,该融合实现方法的处理延迟小,资源占用少,融合效果优良。

  • 标签: 图像融合 拉普拉斯金字塔 可编程门阵列
  • 简介:双光的排水量传感器被介绍与单身者相比获得更高的精确性。系统的结构和原则也被介绍,并且硬件和软件也被引进。系统的函数通过实验是可行的并且基于FPGA模仿数据进程。CLC数字TH822

  • 标签: 位移传感器 对偶光 FPGA 数据处理
  • 简介:使用FPGA内部资源BlockRam实现异步FIFO,因为未使用外挂FIFO,使得板卡设计结构简单并减少了硬件板卡的干扰,给硬件调试工作带来了方便,也充分体现了FPGA的优势,这种方法对设计异步唧的使用具有很好的借鉴意义。实验通过VERILOG编程实现异步FIFO,对程序进行了功能仿真、时序仿真,并下载到FPGA芯片中进行了硬件仿真,实验结果达到了预期的参数要求,完成了FIFO软硬件设计。

  • 标签: FPGA 异步FIFO VERILOG TS流数据
  • 简介:布局是EDA流程中至关重要的环节,布局质量的好坏直接影响了其后的布线过程,乃至布线完成后整个电路的性能。传统的FPGA布局中以CLB为最小单元,一旦打包完成,CLB中的配置不再改变。实现了BLE级的FPGA布局,并把布局结果转换为XDL格式文件,使用Xilinx工具验证其正确性。

  • 标签: FPGA BLE 布局
  • 简介:摘要基于FPGA器件的音频信号处理的实现方案,在于对声音信号的收集、处理及应用,工作的重点是在噪声环境中能有效地地把需要的语音信号提取出来开,消除或者衰减噪声,从而得到一个良好的高性能高品质的音频系统。

  • 标签: FPGA 音频 EDA I2S总线 VHDL
  • 简介:在研究了SED1520的特性及控制命令字的基础上,利用FPGA的EAB单元及LPM兆功能生成片上ROM,并用VHDL语言编制了液晶显示接口程序,同时给出了一个液晶显示接口设计的硬件原理图及软件程序。

  • 标签: FPGA SED1520 液晶显示接口
  • 简介:FPGA已经被广泛用于实现大规模的数字电路和系统,随着CMOS工艺发展到深亚微米,芯片的静态功耗已成为关键挑战之一。文章首先对FPGA的结构和静态功耗在FPGA中的分布进行了介绍。接下来提出了晶体管的漏电流模型,并且重点对FPGA中漏电流单元亚阈值漏电流和栅漏电流进行了详细的分析。最后根据FPGA的特点采用双阈值电压晶体管,关键路径上的晶体管采用低闽值电压栅的晶体管,非关键路径上的晶体管采用高阈值电压栅的晶体管,以此来降低芯片的静态功耗。

  • 标签: FPGA 亚阈值漏电流 布线开关 双阈值电压
  • 简介:针对目前不同类型FPGA要求的位元电路不一致现象.提出了一种通用FPGA位电路,该位元电路不仅适用于任意结构的反熔丝/熔丝FPGA,还可以单独的存储1和O,对反熔丝/熔丝熔通后的电阻特性也没有具体要求。

  • 标签: 现场可编程逻辑门阵列 反熔丝 位元电路 逻辑模块
  • 简介:装箱是FPGA工具设计流程中关键的一步,是综合、工艺映射和布局的桥梁,在很大程度上影响了电路的速度和功耗。基于千万门级FPGAxc5vlx20tff323-2器件,对XST综合工具综合后的网表进行装箱,并把装箱结果转换为XDL格式文件,使用Xilinx工具验证其正确性。

  • 标签: FPGA 装箱 验证
  • 简介:给出了一种64点FFT的FPGA实现方法。用该方法实现的FFT处理器由于采用流水线结构,其存储和读写可同时进行,并能及时输出结果。文中同时给出了基于Verilog语言的modelsim软件仿真结果。

  • 标签: FFT FPGA 信号处理
  • 简介:ForanSOI-FPGA(silicon-on-insulatorfieldprogrammablegatearrays)(VS1000)fabricatedwith0.5mSOI-CMOS(silicon-on-insulatorcomplementary-metal-oxide-semiconductor)process,acompleteintegratedplatformofFPGAcomputer-aideddesign(CAD)toolset(VDK)isdeveloped,whichcanconverttheVerilogHDL(hardwaredescriptionlanguage)descriptionintoabitstreamandfinallydownloaditintoanFPGA.ExperimentsandtestingverifythatthisFPGACADworkswellandefficiently.

  • 标签: CAD工具 FPGA SOI 互补金属氧化物半导体 现场可编程门阵列 计算机辅助设计
  • 简介:本文提出了基于FPGA的数字PR控制器设计方法。研究了PR控制器的特点及离散化方法。完成了浮、定点PR控制器的硬件实现。分析并解决了位数扩展、历史值锁存、系统同步等关键问题。提出的数字控制器设计流程具有普遍适用性,可应用于其他控制器的硬件实现。搭建了基于DSP+FPGA控制系统的H桥级联型多电平逆变器实验样机。对硬件化PR控制器进行了实际验证。仿真和实验表明本文设计的数字PR控制器能够在较强电磁干扰环境中高速稳定运行。具有较高实用性。

  • 标签: FPGA EP4CE15F17C8 数字PR控制器 H桥级联型多电平逆变器 IP核